高速大容量eMMC的数据读取与缓存系统设计*

康建洲, 薛伟钊, 赵喆, 孟凡轶, 姜思如, 张会新

集成电路与嵌入式系统 ›› 2023, Vol. 23 ›› Issue (10) : 65-68.

PDF(1799 KB)
PDF(1799 KB)
集成电路与嵌入式系统 ›› 2023, Vol. 23 ›› Issue (10) : 65-68.
新器件新技术

高速大容量eMMC的数据读取与缓存系统设计*

作者信息 +

Design of High-speed and Large Capacity eMMC Data Reading and Caching System

Author information +
文章历史 +

摘要

为了弥补传统的NAND Flash芯片存储容量小、速度低以及体积大的不足,设计了高速大容量eMMC的数据读取与缓存系统。该系统中eMMC芯片具有体积小、性能稳定以及存储速度快等特点,可用于实时存储接收到的外界数据信息。经过测试,存储容量可以达到60 GB,读写速度可以达到80 MB/s,实现了小型化、大容量、高速多信号数据采编、高传输速度以及高过载性。目前已经在某项目中得到应用。

Abstract

To compensate for the shortcomings of traditional NAND Flash chips such as small storage capacity,low speed,and large volume,a high speed and large capacity eMMC data reading and caching system is designed.The eMMC chip in the system has the characteristics of small size,stable performance and fast storage speed.It can be used to store the received external data information in real time.After testing,the storage capacity can reach 60 GB and the read/write speed can reach 80 MB/s,realizing miniaturization,large capacity,high-speed multi-signal data collection and editing,high transmission speed and high overload.It has already been used in a project.

关键词

高速存储 / eMMC / 数据采编 / 高过载 / USB3.0

Key words

high speed storage / eMMC / data acquisition and compilation / high overload / USB3.0

引用本文

导出引用
康建洲, 薛伟钊, 赵喆, . 高速大容量eMMC的数据读取与缓存系统设计*[J]. 集成电路与嵌入式系统. 2023, 23(10): 65-68
Kang Jianzhou, Xue Weizhao, Zhao Zhe, et al. Design of High-speed and Large Capacity eMMC Data Reading and Caching System[J]. Integrated Circuits and Embedded Systems. 2023, 23(10): 65-68
中图分类号: TP274 (数据处理、数据处理系统)   

参考文献

[1]
韩子舟. 某高速数据采编器的设计与实现[D]. 太原: 中北大学, 2022.
[2]
林伟. 基于eMMC特性的固态硬盘控制器性能优化[D]. 杭州: 杭州电子科技大学, 2022.
[3]
杜亚娟, 金凯伦, 王子烨, 等. 非易失性存储器件的性能、可靠性及应用[J]. 集成技术, 2022, 11(3):42-55.
[4]
文丰, 刘佳宁, 刘东海. 基于FPGA的数据记录器关键技术优化[J]. 弹箭与制导学报, 2017, 37(5):119-122.
[5]
钱宏文, 刘会, 付强, 等. 基于FPGA的高清HD-SDI视频采集系统设计与实现[J]. 电子设计工程, 2021, 29(1):172-176.
[6]
王文昊. 基于DDR3的数据存储及硬件协处理模块设计[D]. 成都: 电子科技大学, 2022.
[7]
赵晓阳, 张会新, 薛伟钊, 等. 基于LVDS的光电转换式长线数据传输链路设计[J]. 电子测量技术, 2021, 44(23):126-130.
[8]
王廷凯, 周强, 武元. 反射内存高速光电转换接口单元设计与实现[J]. 计算机测量与控制, 2023(6):1-11.
[9]
张清翔, 齐磊, 张彦军, 等. 一种多采样率混合编帧数据采集技术的设计与实现[J]. 电子器件, 2022, 45(6):1302-1306.
[10]
朱超, 屈晓旭, 娄景艺. 基于JESD204B协议的高速串行接口研究[J]. 通信技术, 2017, 50(11):2391-2399.
[11]
李俊伟. 基于FPGA的网络数据管理硬件平台设计[D]. 上海: 华东师范大学, 2022.
[12]
孙义雯. 基于多片小容量FPGA构成的大容量星载交换单元的设计与实现[D]. 西安: 西安电子科技大学, 2021.
[13]
谭大伦, 孟祥亮, 李艳萍. 数字集群基带板的电源模块设计与实现[J]. 通信技术, 2015, 48(5):621-625.
[14]
袁宝. 多通道基带信号实时回放系统[D]. 杭州: 浙江大学, 2019.
[15]
赖佳彬. 基于FPGA的高速eMMC阵列数据存储系统的设计与实现[D]. 南京: 南京理工大学, 2019.
[16]
栾绍建. 基于FPGA的便携式可变激励超声检测系统设计与实现[D]. 秦皇岛: 燕山大学, 2017.
[17]
任二祥. 面向持续智能感知应用的高能效集成电路设计[D]. 北京: 北京交通大学, 2021.

基金

* 国家自然科学基金青年科学基金项目(51705475)
山西省自然科学基金项目资助(20210302124211)

编辑: 薛士然
PDF(1799 KB)

Accesses

Citation

Detail

段落导航
相关文章

/