图/表 详细信息

汽车电子MCU 时钟系统的研究与实现
傅建军, 鲍宜鹏, 蒋和全
集成电路与嵌入式系统, 2025, 25(7): 73-79.   DOI: 10.20193/j.ices2097-4191.2025.0014

时钟 RUN HSRUN VLPR
CORE_CLK ≤80 ≤112 ≤4
BUS_CLK ≤40(PLL为时钟源)
≤48(FIRC为时钟源)
≤56 ≤4
FLASH_CLK ≤26.67 ≤28 ≤1
PLL_CLK 90~160 ≤90 禁用
表1 内部时钟安全工作频率(单位:MHz)
本文的其它图/表